A.MOV
B.AND
C.ADD
D.ORR
您可能感興趣的試卷
你可能感興趣的試題
A.STRR0,[R1]
B.LDRR0,[R1]
C.STRHR0,[R1]
D.STRBR0,[R1]
A.0x35363738
B.0x36353837
C.0x38373635
D.0x37383536
A.PSP
B.MSP
C.SPSR
D.CPSR
A.ARM處理器的工作狀態(tài)包括ARM狀態(tài)和Thumb狀態(tài)兩種
B.ARM狀態(tài)支持16位指令寬度也支持32位指令寬度
C.Thumb狀態(tài)或Thumb-2狀態(tài)下,代碼密度低于ARM狀態(tài),占用存儲(chǔ)空間變大
D.ARM處理器復(fù)位后自動(dòng)進(jìn)入ARM狀態(tài)
A.ARM處理器采用CISC和RISC相結(jié)合的結(jié)構(gòu)
B.嵌入式處理器都采用哈佛結(jié)構(gòu)
C.ARM處理器具有耗電省、功能強(qiáng)、成本低等特點(diǎn)
D.ARM處理器內(nèi)部的總線標(biāo)準(zhǔn)是PCIExpress
最新試題
指令尋址方式通常是指尋找()的方式。
按總線共享原則,為避免信號(hào)邏輯的混亂和器件的損壞,()一個(gè)以上的輸出引腳共享一條信號(hào)線。
計(jì)算機(jī)系統(tǒng)中,中斷向量通常是指()
以下對(duì)動(dòng)態(tài)RAM描述正確的是()
計(jì)算機(jī)系統(tǒng)中的四級(jí)存儲(chǔ)器,其存取速度從高到低的順序是()
若定時(shí)/計(jì)數(shù)器8253某通道的輸入時(shí)鐘為1MHz,則該通道在BCD碼計(jì)數(shù)方式下的最大定時(shí)時(shí)間為()毫秒。
下面不符合嵌入式操作系統(tǒng)特點(diǎn)的是()
與存儲(chǔ)器映像編制方式相比,I/O端口的獨(dú)立編址方式具有()特點(diǎn)。
下面哪點(diǎn)不是嵌入式操作系統(tǒng)的特點(diǎn)()
JTAG的引腳TCK的主要功能是()