A.STRR0,[R1]
B.LDRR0,[R1]
C.STRHR0,[R1]
D.STRBR0,[R1]
您可能感興趣的試卷
你可能感興趣的試題
A.0x35363738
B.0x36353837
C.0x38373635
D.0x37383536
A.PSP
B.MSP
C.SPSR
D.CPSR
A.ARM處理器的工作狀態(tài)包括ARM狀態(tài)和Thumb狀態(tài)兩種
B.ARM狀態(tài)支持16位指令寬度也支持32位指令寬度
C.Thumb狀態(tài)或Thumb-2狀態(tài)下,代碼密度低于ARM狀態(tài),占用存儲(chǔ)空間變大
D.ARM處理器復(fù)位后自動(dòng)進(jìn)入ARM狀態(tài)
A.ARM處理器采用CISC和RISC相結(jié)合的結(jié)構(gòu)
B.嵌入式處理器都采用哈佛結(jié)構(gòu)
C.ARM處理器具有耗電省、功能強(qiáng)、成本低等特點(diǎn)
D.ARM處理器內(nèi)部的總線標(biāo)準(zhǔn)是PCIExpress
A.IP地址
B.MAC地址
C.有效載荷
D.校驗(yàn)信息
最新試題
構(gòu)造一個(gè)40鍵的矩陣鍵盤(pán),最少需要()條I/O線。
計(jì)算機(jī)系統(tǒng)中,給1個(gè)輸入數(shù)據(jù)端口和1個(gè)輸出數(shù)據(jù)端口分配同一個(gè)地址后()
下列各種方式的數(shù)據(jù)傳輸過(guò)程中,無(wú)需CPU執(zhí)行指令的方式是()傳輸。
指令尋址方式通常是指尋找()的方式。
以下敘述中,不符合RICS特征的是()
微處理器地址總線寬度為32位,則其內(nèi)部數(shù)據(jù)總線的寬度()
在嵌入式ARM處理器中,下面哪種中斷方式優(yōu)先級(jí)最高()
NANDFLASH和NORFLASH的區(qū)別正確的是()
通常寄存器直接尋址方式下的操作數(shù)就在()中。
某顯示器最高分辨率為1024×768、24位真彩,其所需最小緩存是()