A.PSP
B.MSP
C.SPSR
D.CPSR
您可能感興趣的試卷
你可能感興趣的試題
A.ARM處理器的工作狀態(tài)包括ARM狀態(tài)和Thumb狀態(tài)兩種
B.ARM狀態(tài)支持16位指令寬度也支持32位指令寬度
C.Thumb狀態(tài)或Thumb-2狀態(tài)下,代碼密度低于ARM狀態(tài),占用存儲(chǔ)空間變大
D.ARM處理器復(fù)位后自動(dòng)進(jìn)入ARM狀態(tài)
A.ARM處理器采用CISC和RISC相結(jié)合的結(jié)構(gòu)
B.嵌入式處理器都采用哈佛結(jié)構(gòu)
C.ARM處理器具有耗電省、功能強(qiáng)、成本低等特點(diǎn)
D.ARM處理器內(nèi)部的總線標(biāo)準(zhǔn)是PCIExpress
A.IP地址
B.MAC地址
C.有效載荷
D.校驗(yàn)信息
A.0.3
B.0.5
C.1
D.1.5
A.集成電路有小規(guī)模、中規(guī)模、大規(guī)模、超大規(guī)模和極大規(guī)模等多種,嵌入式處理器芯片一般屬于大規(guī)模集成電路
B.集成電路的制造大約需要幾百道工序,工藝復(fù)雜且技術(shù)難度非常高
C.集成電路大多在硅襯底上制作而成,硅襯底是單晶硅錠經(jīng)切割、研磨和拋光而成的圓形薄片
D.集成電路中的電路及電子元件,需反復(fù)交叉使用氧化,光刻,摻雜和互連等工序才能制成
最新試題
按總線共享原則,為避免信號(hào)邏輯的混亂和器件的損壞,()一個(gè)以上的輸出引腳共享一條信號(hào)線。
以下對(duì)動(dòng)態(tài)RAM描述正確的是()
在外設(shè)接口中,狀態(tài)寄存器的作用是存放()
與存儲(chǔ)器映像編制方式相比,I/O端口的獨(dú)立編址方式具有()特點(diǎn)。
微處理器地址總線寬度為32位,則其內(nèi)部數(shù)據(jù)總線的寬度()
若定時(shí)/計(jì)數(shù)器8253某通道的輸入時(shí)鐘為1MHz,則該通道在BCD碼計(jì)數(shù)方式下的最大定時(shí)時(shí)間為()毫秒。
CPU對(duì)存儲(chǔ)器或I/O端口完成一次讀/寫操作所需的時(shí)間稱為一個(gè)()
在嵌入式ARM處理器中,下面哪種中斷方式優(yōu)先級(jí)最高()
構(gòu)造一個(gè)40鍵的矩陣鍵盤,最少需要()條I/O線。
計(jì)算機(jī)系統(tǒng)中,給1個(gè)輸入數(shù)據(jù)端口和1個(gè)輸出數(shù)據(jù)端口分配同一個(gè)地址后()