單項(xiàng)選擇題計(jì)算機(jī)的存儲(chǔ)器采用多級(jí)方式是為了()。

A.減少主機(jī)箱的體積
B.解決容量、價(jià)格、速度三者之間的矛盾
C.保存大量數(shù)據(jù)方便
D.操作方便


你可能感興趣的試題

3.單項(xiàng)選擇題在CPU的寄存器中,PSW用來(lái)存放()。

A.算術(shù)運(yùn)算結(jié)果
B.邏輯運(yùn)算結(jié)果
C.運(yùn)算類(lèi)型
D.算術(shù)、邏輯運(yùn)算及測(cè)試指令的結(jié)果狀態(tài)

5.單項(xiàng)選擇題先進(jìn)行地址計(jì)算,再訪問(wèn)內(nèi)存的尋址方式是()。

A.立即尋址
B.直接尋址
C.間接尋址
D.變址尋址

最新試題

控制器是構(gòu)成CPU的核心部件之一,它由多個(gè)硬件組成,而(1)不是構(gòu)成控制器的部件。目前cache已經(jīng)成為CPU的重要組成部分之一,在下面的關(guān)于cache的描述中,(2)是正確的??瞻祝?)處應(yīng)選擇()

題型:?jiǎn)雾?xiàng)選擇題

某寄存器中的值有時(shí)是數(shù)值,有時(shí)又是地址,這只有計(jì)算機(jī)的()才能識(shí)別它。

題型:?jiǎn)雾?xiàng)選擇題

PCI總線是計(jì)算機(jī)中一種非常重要的外部總線,從數(shù)據(jù)寬度上看,PCI總線有32b、64b之分;從總線速度上分,有33MHz、66MHz兩種。經(jīng)過(guò)改良后的PCI-X,最高可以達(dá)到64b@133MHz,其數(shù)據(jù)傳輸速率為()。

題型:?jiǎn)雾?xiàng)選擇題

單地址指令中為了完成兩個(gè)數(shù)的算術(shù)運(yùn)算,除地址碼指明的一個(gè)操作數(shù)外,另一個(gè)數(shù)常需采用()。

題型:?jiǎn)雾?xiàng)選擇題

在高速計(jì)算機(jī)中,廣泛采用流水線技術(shù)。例如,可以將指令執(zhí)行分成取指令、分析指令和執(zhí)行指令3個(gè)階段,不同指令的不同階段可以(1)執(zhí)行;各階段的執(zhí)行時(shí)間最好(2);否則在流水線運(yùn)行時(shí),每個(gè)階段的執(zhí)行時(shí)間應(yīng)?。?)??瞻祝?)處應(yīng)選擇()

題型:?jiǎn)雾?xiàng)選擇題

在計(jì)算機(jī)中,保存當(dāng)前正在執(zhí)行的指令的寄存器為(1),存放當(dāng)前指令地址的寄存器叫(2)。在順序執(zhí)行指令的情況下(存儲(chǔ)器按字節(jié)編址,指令字長(zhǎng)32位),每執(zhí)行一條指令,使程序計(jì)數(shù)器自動(dòng)加(3)。算術(shù)邏輯運(yùn)算的結(jié)果通常放在(4)中??瞻祝?)處應(yīng)選擇()

題型:?jiǎn)雾?xiàng)選擇題

若內(nèi)存按字節(jié)編址,用存儲(chǔ)容量為4Kb×8的存儲(chǔ)器芯片構(gòu)成地址編號(hào)8000H至FFFFH的內(nèi)存空間,則至少需要()片。

題型:?jiǎn)雾?xiàng)選擇題

下列部件中不屬于輸入設(shè)備的有(1)。既可作為輸入設(shè)備,又可以作為輸出設(shè)備的是(2)。空白(1)處應(yīng)選擇()

題型:?jiǎn)雾?xiàng)選擇題

下列敘述中正確的是()。

題型:?jiǎn)雾?xiàng)選擇題

在計(jì)算機(jī)中,保存當(dāng)前正在執(zhí)行的指令的寄存器為(1),存放當(dāng)前指令地址的寄存器叫(2)。在順序執(zhí)行指令的情況下(存儲(chǔ)器按字節(jié)編址,指令字長(zhǎng)32位),每執(zhí)行一條指令,使程序計(jì)數(shù)器自動(dòng)加(3)。算術(shù)邏輯運(yùn)算的結(jié)果通常放在(4)中??瞻祝?)處應(yīng)選擇()

題型:?jiǎn)雾?xiàng)選擇題