單項(xiàng)選擇題若內(nèi)存按字節(jié)編址,用存儲(chǔ)容量為4Kb×8的存儲(chǔ)器芯片構(gòu)成地址編號8000H至FFFFH的內(nèi)存空間,則至少需要()片。

A.4
B.6
C.8
D.10


你可能感興趣的試題

2.單項(xiàng)選擇題在CPU的寄存器中,PSW用來存放()。

A.算術(shù)運(yùn)算結(jié)果
B.邏輯運(yùn)算結(jié)果
C.運(yùn)算類型
D.算術(shù)、邏輯運(yùn)算及測試指令的結(jié)果狀態(tài)

4.單項(xiàng)選擇題先進(jìn)行地址計(jì)算,再訪問內(nèi)存的尋址方式是()。

A.立即尋址
B.直接尋址
C.間接尋址
D.變址尋址

最新試題

先進(jìn)行地址計(jì)算,再訪問內(nèi)存的尋址方式是()。

題型:單項(xiàng)選擇題

若內(nèi)存按字節(jié)編址,用存儲(chǔ)容量為4Kb×8的存儲(chǔ)器芯片構(gòu)成地址編號8000H至FFFFH的內(nèi)存空間,則至少需要()片。

題型:單項(xiàng)選擇題

下列部件中不屬于輸入設(shè)備的有(1)。既可作為輸入設(shè)備,又可以作為輸出設(shè)備的是(2)??瞻祝?)處應(yīng)選擇()

題型:單項(xiàng)選擇題

在高速計(jì)算機(jī)中,廣泛采用流水線技術(shù)。例如,可以將指令執(zhí)行分成取指令、分析指令和執(zhí)行指令3個(gè)階段,不同指令的不同階段可以(1)執(zhí)行;各階段的執(zhí)行時(shí)間最好(2);否則在流水線運(yùn)行時(shí),每個(gè)階段的執(zhí)行時(shí)間應(yīng)?。?)。空白(3)處應(yīng)選擇()

題型:單項(xiàng)選擇題

在高速計(jì)算機(jī)中,廣泛采用流水線技術(shù)。例如,可以將指令執(zhí)行分成取指令、分析指令和執(zhí)行指令3個(gè)階段,不同指令的不同階段可以(1)執(zhí)行;各階段的執(zhí)行時(shí)間最好(2);否則在流水線運(yùn)行時(shí),每個(gè)階段的執(zhí)行時(shí)間應(yīng)?。?)??瞻祝?)處應(yīng)選擇()

題型:單項(xiàng)選擇題

在計(jì)算機(jī)中,保存當(dāng)前正在執(zhí)行的指令的寄存器為(1),存放當(dāng)前指令地址的寄存器叫(2)。在順序執(zhí)行指令的情況下(存儲(chǔ)器按字節(jié)編址,指令字長32位),每執(zhí)行一條指令,使程序計(jì)數(shù)器自動(dòng)加(3)。算術(shù)邏輯運(yùn)算的結(jié)果通常放在(4)中。空白(1)處應(yīng)選擇()

題型:單項(xiàng)選擇題

如果主存容量為16MB,且按字節(jié)編址,表示該主存地址至少應(yīng)需要()位。

題型:單項(xiàng)選擇題

在CPU的寄存器中,PSW用來存放()。

題型:單項(xiàng)選擇題

在計(jì)算機(jī)中,保存當(dāng)前正在執(zhí)行的指令的寄存器為(1),存放當(dāng)前指令地址的寄存器叫(2)。在順序執(zhí)行指令的情況下(存儲(chǔ)器按字節(jié)編址,指令字長32位),每執(zhí)行一條指令,使程序計(jì)數(shù)器自動(dòng)加(3)。算術(shù)邏輯運(yùn)算的結(jié)果通常放在(4)中??瞻祝?)處應(yīng)選擇()

題型:單項(xiàng)選擇題

在高速計(jì)算機(jī)中,廣泛采用流水線技術(shù)。例如,可以將指令執(zhí)行分成取指令、分析指令和執(zhí)行指令3個(gè)階段,不同指令的不同階段可以(1)執(zhí)行;各階段的執(zhí)行時(shí)間最好(2);否則在流水線運(yùn)行時(shí),每個(gè)階段的執(zhí)行時(shí)間應(yīng)?。?)。空白(1)處應(yīng)選擇()

題型:單項(xiàng)選擇題