A.“執(zhí)行”指令
B.“訪管”指令
C.“啟動I/O”指令
D.“測試與置定”指令
您可能感興趣的試卷
你可能感興趣的試題
A.專用部件設(shè)置
B.功能部件的集成度
C.控制機(jī)構(gòu)的組成
D.緩沖技術(shù)
A.計(jì)算機(jī)軟件所要完成的功能
B.計(jì)算機(jī)硬件的全部組成
C.編程要用到的硬件組織
D.計(jì)算機(jī)各部件的硬件實(shí)現(xiàn)
A.主存采用MOS還是TTL
B.主存采用多體交叉還是單體
C.主存容量和編址方式
D.主存頻寬的確定
A.I/O方式中的DMA訪問方式
B.浮點(diǎn)數(shù)據(jù)表示
C.訪問方式保護(hù)
D程序性中斷
A.字符行運(yùn)算指令
B.是否使用通道行I/O處理機(jī)
C.虛擬存儲器
D.VLSI技術(shù)
最新試題
假設(shè)在3000次訪存中,第一級Cache不命中110次,第二級Cache不命中55次。試問:在這種情況下,該Cache系統(tǒng)的局部不命中率和全局不命中率各是多少?
浮點(diǎn)數(shù)系統(tǒng)使用的階碼基值re=2,階值位數(shù)q=2,尾數(shù)基值rm=10,尾數(shù)位數(shù)p′=1,即按照使用的二進(jìn)制位數(shù)來說,等價(jià)于p=4。計(jì)算在非負(fù)階、正尾數(shù)、規(guī)格化情況下的最小尾數(shù)值、最大尾數(shù)值、最大階值、可表示的最小值和最大值及可表示數(shù)的個數(shù)。
在編號分別為0,1,2,……,9的16個處理器之間,要求按下列配對通信:(B、1),(8、2),(7、D),(6、C),(E、4),(A、0),(9、3),(5、F)。試選擇所用互連網(wǎng)絡(luò)類型、控制方式,并畫出該互連網(wǎng)絡(luò)的拓?fù)浣Y(jié)構(gòu)和各級的交換開關(guān)狀態(tài)圖。
設(shè)計(jì)8位字長的寄存器—寄存器型指令3條,16位字長的寄存器一存儲器型變址尋址方式指令4條,變址范圍不小于正、負(fù)127。請?jiān)O(shè)計(jì)指令格式,并給出指令各字段的長度和操作碼的編碼。
若采用FIFO替換算法,計(jì)算Cache的塊命中率。
為了使存儲系統(tǒng)的訪問效率達(dá)到0.94,命中率和等效訪問周期應(yīng)該提高到多少?
畫出其中一組的邏輯圖。
有一個16KB4路組相聯(lián)Cache的32位微處理器,假定該Cache的塊為4個32位的字。主存地址為ABCDE8F8的單元在Cache中的什么位置。
可能的最高頁命中率是多少?
設(shè)16個處理器編號分別為0,1,…,15,要用單級互連網(wǎng)絡(luò),當(dāng)互連函數(shù)分別為:(1)Cube3(Cube1)(5)Butterfly(Butterfly)(8)σ-1(9)β(1)(13)ρ(2)時,第13號處理器分別與哪一個處理器相連?