最新試題
以下哪些項是C54x DSP的硬件結構特點?()
題型:多項選擇題
對于TMS320C5416DSP而言,如果外部輸入時鐘信號(CLKIN)為16MHz,通常可以在硬件初始化時配置時鐘模式寄存器(CLKMD寄存器)來對CLKIN信號進行倍頻處理使其高速運行。若軟件初始化時設置時鐘模式寄存器(CLKMD)的值為0x9007有效時,TMS320C5416DSP的CPU實際運行頻率為()
題型:單項選擇題
單位沖擊序列Z變換的收斂域是()。
題型:單項選擇題
以TMS320VC5416為例,若設置PMST寄存器的值為0x7FA0,則再次發(fā)生復位中斷時,PC將跳轉到程序空間中地址()(即復位中斷向量地址)處開始執(zhí)行程序。
題型:單項選擇題
對于TMS320C5416DSP,若采用Q15法定標則計算Q15數(shù)據(jù)乘以Q15數(shù)據(jù)則其結果為Q30數(shù)據(jù),通常會先將ST1寄存器的FRCT位設置為(),從而使乘法的結果左移一位變?yōu)镼31數(shù)據(jù)消除冗余的符號位。
題型:單項選擇題
窗函數(shù)法也稱為傅氏級數(shù)法,選取傅氏級數(shù)的項數(shù)愈多,引起的誤差就()。
題型:單項選擇題
TMS320C5416DSP硬件復位后,其DSP程序?qū)膹臀恢袛嗟刂罚ǎ╅_始執(zhí)行。
題型:單項選擇題
工程實際中通常用來描述濾波器的幅頻響應的參數(shù)是()。
題型:單項選擇題
TMS320C54x DSP一般都采用雙電源、分內(nèi)核電源和IO電源。IO電源采用()供電。
題型:單項選擇題
對長度為1024點的信號進行二層小波包變換,信號被分解為4個小數(shù)據(jù)包,將其中最左邊的第一個數(shù)據(jù)包的小波系數(shù)置零,然后對信號進行重構,其作用等價于()
題型:單項選擇題