您可能感興趣的試卷
你可能感興趣的試題
A.M+N
B.M+N-1
C.M+N+1
D.2(M+N)
A.雙線性變換法的優(yōu)點是數(shù)字頻率和模擬頻率成線性關系
B.沖激響應不變法無頻率混疊現(xiàn)象
C.沖激響應不變法不適合設計高通濾波器
D.雙線性變換法只適合設計低通、帶通濾波
A.吉布斯效應
B.柵欄效應
C.泄漏效應
D.奈奎斯特效應
最新試題
對于C5416DSP而言,在采用雙操作數(shù)的間接尋址方式時,可以使用下面的哪個輔助寄存器(),用于雙操作數(shù)的間接尋址。
對于TMS320C5416DSP而言,關于內部存儲資源以下說法正確的是()
IIR網絡中運算速度最快的是()。
TMS320C5416DSP硬件復位后,其DSP程序將從復位中斷地址()開始執(zhí)行。
以TMS320VC5416為例,若設置PMST寄存器的值為0x7FA0,則再次發(fā)生復位中斷時,PC將跳轉到程序空間中地址()(即復位中斷向量地址)處開始執(zhí)行程序。
C54x DSP程序設計過程中,編譯鏈接所生成的可執(zhí)行程序文件的擴展名為()
巴特沃斯濾波器的幅頻特性是具有的()。
對于TMS320C5416DSP,若采用Q15法定標則計算Q15數(shù)據(jù)乘以Q15數(shù)據(jù)則其結果為Q30數(shù)據(jù),通常會先將ST1寄存器的FRCT位設置為(),從而使乘法的結果左移一位變?yōu)镼31數(shù)據(jù)消除冗余的符號位。
采用C語言開發(fā)C54x DSP程序時,將產生以下數(shù)據(jù)段和程序段,請問以下數(shù)據(jù)段中哪些通常為未初始化變量保留存儲空間()
C54x DSP的CPU有多個運算單元,累加器是其重要組成部分,請指出以下選項中哪些是C54x DSP的累加器?()