A.運(yùn)算器、存儲器和控制器
B.外部設(shè)備和主機(jī)
C.主機(jī)和實(shí)用程序
D.配套的硬件設(shè)備和軟件系統(tǒng)
您可能感興趣的試卷
你可能感興趣的試題
A.系統(tǒng)總線、內(nèi)存總線和l/0總線
B.數(shù)據(jù)總線、地址總線和控制總線
C.內(nèi)部總線,系統(tǒng)總線和I/O總線
D.ISA總線、VESA總線和PCI總線
A.地址總線
B.數(shù)據(jù)總線
C.控制總線
D.以上都是
A.其地址線也為16位
B.其地址線與16無關(guān)
C.其地址線為“位”
D.其地址線與16有關(guān)
A.0一128K
B.0一64K
C.0一32K
D.0一16K
A.進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算
B.進(jìn)行主存與CPU之間的數(shù)據(jù)傳送
C.進(jìn)行CPU和I/O設(shè)備之間的數(shù)據(jù)傳送
D.改變程序執(zhí)行的順序
最新試題
寫出X=10111101,Y=-00101011的原碼和補(bǔ)碼表示,并用補(bǔ)碼計(jì)算兩個(gè)數(shù)的和。
相對補(bǔ)碼而言,移碼()
一個(gè)指令周期通常包含讀取指令、指令譯碼、ALU執(zhí)行、內(nèi)存讀寫和數(shù)據(jù)寫回5個(gè)步驟。
同步通信方式下,所有設(shè)備都從同一個(gè)時(shí)鐘信號中獲得定時(shí)信息。
計(jì)算機(jī)中的流水線是把一個(gè)重復(fù)的過程分解為若干個(gè)子過程,每個(gè)子過程與其他子過程并行運(yùn)行。
將十進(jìn)制數(shù)0.288轉(zhuǎn)換化成二進(jìn)制數(shù),再寫出它的原碼、反碼、補(bǔ)碼表示(符號位和數(shù)值位共8位)。
()停電后存儲的信息將會丟失。
在統(tǒng)一編址方式下,CPU訪問1/O端口時(shí)必須使用專用的1/O指令。
和輔助存儲器相比,主存儲器的特點(diǎn)是()。
兩個(gè)補(bǔ)碼數(shù)相加,在符號位相同時(shí)有可能產(chǎn)生溢出,符號位不同時(shí)()。