A.基本RS觸發(fā)器
B.主從RS觸發(fā)器
C.鐘控RS觸發(fā)器
D.鐘控JK觸發(fā)器
您可能感興趣的試卷
你可能感興趣的試題
A.16個(gè)
B.2個(gè)
C.4個(gè)
D.8個(gè)
A.觸發(fā)器
B.組合邏輯電路
C.移位寄存器
D.譯碼器
A.RS=0
B.R+S=1
C.RS=1
D.R+S=0
A.2個(gè)
B.3個(gè)
C.4個(gè)
D.5個(gè)
A.與;
B.或;
C.非;
D.與非
最新試題
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
通過(guò)條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫(xiě)。()
STM32的SPI接口最多有()個(gè),數(shù)據(jù)幀最多可以有()位。
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
SPI總線有四工作模式,取決于()和()這兩位的組合。
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。