A.TTL集成門電路的電源電壓比CMOS集成門電路的電源電壓范圍寬。
B.TTL集成門電路的功耗比CMOS集成門電路的功耗低。
C.TTL與非門的輸入端可以懸空,CMOS與非門的輸入端不可以懸空。
D.TTL與非門和CMOS與非門的輸入端都可以懸空。
您可能感興趣的試卷
你可能感興趣的試題
A.電壓傳輸特性
B.輸入特性
C.輸出特性
D.動(dòng)態(tài)特性
A.結(jié)構(gòu)簡(jiǎn)單、成本低
B.輸出的高低電平數(shù)值和輸入高、低電平數(shù)值不相等
C.帶負(fù)載能力差
D.帶負(fù)載能力強(qiáng)
A.邏輯符號(hào)
B.功能表
C.真值表
D.狀態(tài)轉(zhuǎn)換圖
A.TTL集成電路
B.PMOS集成電路
C.NMOS集成電路
D.CMOS集成電路
A.晶體二極管
B.晶體三極管
C.MOS晶體管
D.電阻
最新試題
TTL與非門輸出高電平的參數(shù)規(guī)范值是()
兩個(gè)與非門構(gòu)成的基本RS觸發(fā)器,當(dāng)Q=1、Q=0時(shí),兩個(gè)輸入信號(hào)R=1和S=1。觸發(fā)器的輸出Q會(huì)()。
什么是觸發(fā)器的空翻現(xiàn)象,如何避免空翻?
ROM可以用來(lái)存儲(chǔ)程序、表格和大量固定數(shù)據(jù),但它不可以用來(lái)實(shí)現(xiàn)()。
與倒T形電阻網(wǎng)絡(luò)DAC相比,權(quán)電流網(wǎng)絡(luò)D/A轉(zhuǎn)換器的主要優(yōu)點(diǎn)是消除了()對(duì)轉(zhuǎn)換精度的影響。
用原碼輸出的譯碼器實(shí)現(xiàn)多輸出邏輯函數(shù),需要增加若干個(gè)()。
以下代碼中為無(wú)權(quán)碼的為()。
以下哪個(gè)編碼不能是二-十進(jìn)制譯碼器的輸入編碼()
一個(gè)VHDL模塊是否必須有一個(gè)實(shí)體和一個(gè)結(jié)構(gòu)體?是否可以有多個(gè)實(shí)體和結(jié)構(gòu)體?簡(jiǎn)述它們的作用。
27系列EPROM存儲(chǔ)的數(shù)據(jù)是()可擦除的。