A.并行多體交叉主存系統(tǒng)
B.虛擬存儲器
C.共享Cache存儲器
D.用高速單體主存系統(tǒng)
您可能感興趣的試卷
你可能感興趣的試題
A.MISD
B.SIMD
C.MIMD
D.SISD
A.流水線處理機
B.指令重疊處理機
C.陣列處理機
D.多處理機
A.與處理單元數(shù)無關(guān)
B.少于處理單元數(shù)
C.等于處理單元數(shù)
D.多于處理單元數(shù)
A.作業(yè)級并行
B.任務(wù)級并行
C.指令操作級并行
D.指令內(nèi)操作步驟并行
A.超標(biāo)量結(jié)構(gòu)
B.超長指令字結(jié)構(gòu)
C.超級流水線結(jié)構(gòu)
D.超標(biāo)量超流水結(jié)構(gòu)
最新試題
在有16個處理器的均勻洗牌網(wǎng)絡(luò)中,若要使第0號處理器與第15號處理器相連,需要經(jīng)過多少次均勻洗牌和交換置換。
僅根據(jù)使用頻度,不考慮其它要求,設(shè)計出全Huffman操作碼,計算其平均碼長。
考慮題目全部要求,設(shè)計優(yōu)化實用的操作碼形式,并計算其操作碼的平均碼長。
為了使存儲系統(tǒng)的訪問效率達(dá)到0.94,命中率和等效訪問周期應(yīng)該提高到多少?
至少要分配給該程序多少個主存頁面才能獲得最高的命中率?
如果N=100,采用指令取消技術(shù)后,在程序執(zhí)行過程中,能夠節(jié)省多少個指令周期?
如果一條指令的執(zhí)行過程分解為“取指令”和“分析”兩個階段,并采用兩級流水線。為了采用指令取消技術(shù),請修改上面的程序。
為了使存儲系統(tǒng)的訪問效率從0.5提高到0.94,塊的大小至少增加到幾個字?
共需要多少個觸發(fā)器和多少個與門?
浮點數(shù)系統(tǒng)使用的階碼基值re=2,階值位數(shù)q=2,尾數(shù)基值rm=10,尾數(shù)位數(shù)p′=1,即按照使用的二進(jìn)制位數(shù)來說,等價于p=4。計算在非負(fù)階、正尾數(shù)、規(guī)格化情況下的最小尾數(shù)值、最大尾數(shù)值、最大階值、可表示的最小值和最大值及可表示數(shù)的個數(shù)。