A.線性陣列
B.超立方體
C.搏動(dòng)式陣列
您可能感興趣的試卷
你可能感興趣的試題
A.不下降
B.下降
C.不能確定
A.近期最少使用算法
B.最優(yōu)替換算法
C.先進(jìn)先出算法
A.虛地址
B.實(shí)地址
C.變換地址
A.主存-輔存
B.Cache-主存
C.Cache-輔存
A.標(biāo)量處理
B.向量處理
C.二者均可
最新試題
在監(jiān)聽協(xié)議中,若Cache塊的當(dāng)前狀態(tài)為“共享”,當(dāng)對(duì)它進(jìn)行寫訪問時(shí),其狀態(tài)應(yīng)改變?yōu)椋ǎ?/p>
降低Cache不命中率的方法包括()。
在Tomasulo算法中,只要指令隊(duì)列頭部的指令所要求的保留站有空閑的,該指令就可以流出。
細(xì)粒度多線程的主要缺點(diǎn)是減慢了單個(gè)線程的執(zhí)行。
R4000處理器是一種流水線處理器,它所實(shí)現(xiàn)的MIPS-3指令集是一種和DLX類似的32位指令集。
計(jì)算機(jī)系統(tǒng)為改善CPU與處理器之間的速度匹配問題,在CPU和主存儲(chǔ)器之間加入一個(gè)高速、小容量的緩沖存儲(chǔ)器Cache,構(gòu)成Cache-主存儲(chǔ)器的存儲(chǔ)系統(tǒng)。
流水線中若程序存在相關(guān),就一定會(huì)產(chǎn)生沖突。
假設(shè)Cache大小為8塊、主存大小為16塊,都從0開始編號(hào)。若采用直接映象,則塊號(hào)為10的主存塊可以放入到塊號(hào)為()的Cache塊。
根據(jù)任務(wù)流入和流出的順序是否相同,流水線可分為()。
CPU訪問存儲(chǔ)系統(tǒng)時(shí),在最靠近CPU的存儲(chǔ)器中找到所需信息的概率稱為()。